10MHz 至 80MHz,10:1 LVDS 并串轉(zhuǎn)換器①(串化器)/串并轉(zhuǎn)換器②(解串器) 特征:技術(shù)151 1247 6010 莫生 100Mbps 至 800Mbps 串行 LVDS 數(shù)據(jù)有效負(fù)載帶寬在 10MHz 至 80MHz 的系統(tǒng)時(shí)鐘之間 芯片功耗在 80MHz 輸入時(shí),小于 550mW(典型值) 使用同步模式可快速鎖定時(shí)鐘 鎖定指示器 不需要外部單元提供 PLL 28 引腳 SSOP 封裝 滿足工業(yè)級(jí)溫度要求,溫度范圍-40℃—85℃ 時(shí)鐘可編程邊沿觸發(fā) 流向行引腳排序,易于 PCB 版圖布局 應(yīng)用: 無(wú)線基站 底板互連(Backplane Interconnect) 數(shù)字用戶線接入復(fù)用器(DSLAM) 描述: MS1023 串化器和 MS1224 解串器由一對(duì) 10bits 并串/串并轉(zhuǎn)換芯片,用于 LVDS 差分底板上傳輸和 接收 10MHz 至 80MHz 的并行字速率的串行數(shù)據(jù)。加載起始停止位后,轉(zhuǎn)換為一個(gè)串行數(shù)據(jù)速率在 120Mbps 至 960Mbps 負(fù)載編碼的輸出。 上電時(shí),這一對(duì)芯片可通過(guò)一個(gè)內(nèi)部產(chǎn)生的 SYNC 樣本信號(hào)同步模式或者解串器可同步到隨機(jī)數(shù)據(jù) 來(lái)初始化。通過(guò)使用同步模式,解串器可在特定的、更短的時(shí)間參數(shù)內(nèi)建立鎖定。 當(dāng)沒(méi)有數(shù)據(jù)傳輸要求,設(shè)備可被設(shè)定并進(jìn)入到掉電模式。另外,一種模式可以通過(guò)設(shè)置輸出腳為高 阻態(tài)以避免 PLL 失鎖。 MS1023 和 MS1224 具有工作周圍空氣溫度范圍為-40℃至 85℃的特征 |