全球領先的模擬/混合信號代工廠商X-FAB Silicon Foundries和眾包(crowd-sourcing)IC平臺的合作伙伴Efabless Corporation, 今天宣布成功推出Efabless RISC-V的首款系統芯片(SoC)參考設計。該項目從設計到流片不到三個月的時間, 使用了基于開源工具的Efabless設計流程。該款命名為Raven的混合信號SoC基于超低功耗PicoRV32 RISC-V內核開發,Efabless已經成功在100MHz下對其進行了測試,并且根據仿真結果,該SoC應該能夠在高達150MHz的頻率下工作。![]() Raven的獨特之處在于開源頂級設計(top-level design)采用了X-FAB專有的模擬IP,并通過開源設計流程進行設計。這種混合開源設計能夠帶來開放創新的動力,同時也保護了對專有IP的重大投資。 Efabless和X-FAB選擇采用X-FAB的高可靠性XH018工藝 (https://www.xfab.com/technology/cmos/018-um-xh018/) 制造Raven SoC。XH018是一種具靈活性的180nm 6層金屬工藝,具有多種選項,其中包括低功耗、高壓片上隔離和高溫閃存等。X-FAB的XH018工藝符合汽車級質量要求,廣泛應用于汽車、工業和醫療等領域。 Raven的功能正確, Efabless現與客戶基于原設計共同開發其他新的相關產品。對于Efabless客戶,Raven可以從Efabless marketplace (https://efabless.com/design_catalog/default) 獲取參考設計,無需許可證費用,從而推進了Efabless開放式設計創新模式。 X-FAB產品市場經理Ulrich Bretthauer表示:“與Efabless的成功合作驗證了X-FAB對開源半導體開發的一貫承諾。Raven近75%芯片面積是X-FAB標準/IP庫中的功能模塊,使用這些經過驗證的IP模塊能夠提高Raven的可靠性,同時大大降低設計的風險。” Efabless聯合創始人兼首席技術官Mohamed Kassem評論道:“如果沒有X-FAB的支持,該項目不可能成功。X-FAB是Efabless開放創新模式的早期支持者,這個項目的成功是我們密切合作的必然結果。” 對于想要了解更多如何開始使用開源IP設計的公司,X-FAB提供了一系列免費網絡研討會,其中包括“Handling of Complex & Diverse IC Design Made Easier”,“Design Robustness”和“IC Lifetime Calculation Made Easy”等專題。還可提供用于開源設計的IP和相關PDK。欲了解更多相關信息,請聯系X-FAB。 |