導(dǎo)讀:東芝宣布開(kāi)發(fā)出可實(shí)現(xiàn)高速和大容量SSD的橋接芯片。與傳統(tǒng)的無(wú)橋芯片方法相比,通過(guò)采用新開(kāi)發(fā)的占用面積小、功耗低的橋接芯片,成功地用更少的高速信號(hào)線(xiàn)連接的閃存芯片。 2018年的SSD價(jià)格已經(jīng)開(kāi)始下降,更有一部分的SSD進(jìn)入了1元1GB的價(jià)格。SSD的價(jià)格下降的同時(shí),LC閃存顆粒也開(kāi)始進(jìn)入市場(chǎng),其相對(duì)較低的壽命與性能不經(jīng)讓一些玩家感到擔(dān)憂(yōu)。 近日,在舊金山的國(guó)際固態(tài)電 路會(huì)議(ISSCC 2019)上,東芝宣布開(kāi)發(fā)出可實(shí)現(xiàn)高速和大容量SSD的橋接芯片。與傳統(tǒng)的無(wú)橋芯片方法相比,通過(guò)采用新開(kāi)發(fā)的占用面積小、功耗低的橋接芯片,成功地用更少的高速信號(hào)線(xiàn)連接的閃存芯片。 在SSD中,主控需要連接多個(gè)閃存顆粒進(jìn)行數(shù)據(jù)存儲(chǔ)的控制,但隨著閃存顆粒的數(shù)量越來(lái)越多,SSD的數(shù)據(jù)傳輸速度會(huì)降低,所以可連接的閃存顆粒是有限的。而為了增加容量,在需要增加接口數(shù)量的同時(shí),也讓的高速信號(hào)線(xiàn)連接到了主控上,這也增加了S S D的P C B布線(xiàn)難度。 東芝通過(guò)開(kāi)發(fā)連接主控和閃存顆粒的橋接芯片克服了這個(gè)問(wèn)題,其中包含了三種新技術(shù):環(huán)形菊花鏈連接、使用PAM 4進(jìn)行串行通信、用于消除橋芯片中的PLL電 路的抖動(dòng)改善技術(shù)。 菊花鏈連接的環(huán)形配置將橋接芯片所需要的收 發(fā) 器數(shù)量從兩對(duì)減少到一對(duì),讓芯片面積減小;在主控和橋接芯片之間使用PAM 4進(jìn)行串行通信,讓橋接芯片內(nèi)的電 路操作速度減小,并且降低了收 發(fā) 器的性能要求;而使用具有PAM 4特性的新型CDR電 路能改善抖動(dòng)特性,并消除了橋接芯片對(duì)PLL電 路的需求,從而縮小了橋接芯片的面積以及降低了功耗。 通過(guò)使用這些技術(shù),減少了橋接芯片的開(kāi)銷(xiāo),并且可以?xún)H使用少量高速信號(hào)線(xiàn)就讓主控高速操作大量閃存芯片。原型橋接芯片采用28nm C M O S制程打造,并通過(guò)連接四個(gè)橋接芯片和環(huán)形菊花鏈中的主控來(lái)評(píng)估結(jié)果。所有橋接芯片和主控在25.6Gbps下的PAM 4通信下可以達(dá)到令人滿(mǎn)意的性能,并且BER(比特誤差)在10^-12以下。 東芝將繼續(xù)進(jìn)一步提高橋接芯片的性能,縮小面積和降低功耗,實(shí)現(xiàn)前所未有的高速和大容量存儲(chǔ)。或許在這項(xiàng)技術(shù)的加持下,未來(lái)的SSD能使用中低端的主控實(shí)現(xiàn)更快的速度以及更大的容量,這無(wú)形也是一種惠及消費(fèi)者的技術(shù)。 AO-Electronics 傲 壹 電 子 官網(wǎng):www.aoelectronics.com 中文網(wǎng):www.aoelectronics.cn |