国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

新型移頻信號發(fā)送系統(tǒng)設(shè)計方案

發(fā)布時間:2010-6-29 14:06    發(fā)布者:vinda
移頻信號全稱為移頻鍵控信號(Frequency-Shift Keying),利用高頻信號承載低頻信息,具有抗干擾能力強(qiáng)、傳輸距離遠(yuǎn)等優(yōu)點,是現(xiàn)代鐵路機(jī)車行駛中的速度控制信號。它可以準(zhǔn)確確定列車的位置,與鐵路機(jī)車安全運(yùn)行有密切的關(guān)系。為確保信號接收系統(tǒng)接收到準(zhǔn)確、實時有效的信號,要求移頻信號發(fā)送系統(tǒng)在發(fā)送高精度移頻信號的同時,能夠保證自身系統(tǒng)的故障檢測。

現(xiàn)有的移頻信號發(fā)送系統(tǒng),使用特定頻率晶振和CMOS器件,頻率相位精度低、通用性差,無法實現(xiàn)多載頻信號之間的自動切換,而且自檢能力不高,不能達(dá)到實時故障檢測,無法適應(yīng)我國高速列車發(fā)展的需要。因此,設(shè)計一種新型的移頻信號發(fā)送系統(tǒng)就成為一個迫在眉睫的問題。本文提出采用雙CPU保護(hù)下的FPGA系統(tǒng)實現(xiàn)移頻信號發(fā)送的設(shè)計方案,以FPGA為系統(tǒng)核心,采用固定16MHz頻率晶振,完成CPU時序控制下FPGA的邏輯功能。在保證移頻信號高相位精度的前提下,實現(xiàn)了系統(tǒng)的自動多載頻信號切換和實時故障檢測。

1 FPGA芯片

本文選用的FPGA芯片是Xilinx公司推出的XC4005E-4IPQ100,該類型芯片具有5000最大邏輯門(Max Logic Gate),其中可配置邏輯模塊(CLB)196個,以14×14矩陣結(jié)構(gòu)排列;輸入輸出模塊(IOB)112個。可實現(xiàn)616級觸發(fā)器(Flip-Flops),具有并行模式配置能力,存儲器容量為95?008 bits。使用亞微米多層金屬材料加工方法,使系統(tǒng)時鐘速率高達(dá)80MHz,而內(nèi)部執(zhí)行速度可以達(dá)到150MHz。

該類型芯片在原有XC3000系列芯片的基礎(chǔ)上,增加了內(nèi)部軟啟動結(jié)構(gòu)和時鐘驅(qū)動輸入輸出模塊的數(shù)目,并且提供了可選擇雙向RAM存儲器。

2 系統(tǒng)設(shè)計原理

系統(tǒng)設(shè)計原理如圖1所示,該系統(tǒng)以雙CPU保護(hù)下的FPGA為核心,配以輔助的前置光耦防護(hù)和后置安全與門及功率放大器。輸入為國家標(biāo)準(zhǔn)的鐵路用18路低頻信息和4種載頻觸發(fā)信號,輸出相應(yīng)的調(diào)制后高精度移頻正弦信號。其中,4種載頻可以由觸發(fā)信號直接控制,自動切換。


FPGA內(nèi)部邏輯被設(shè)計為分頻器、計數(shù)器、編碼器、存儲器、觸發(fā)器和電子開關(guān)等部分。經(jīng)過邏輯組合,實現(xiàn)低載頻信息編碼、相位連續(xù)移頻信號調(diào)制和移頻信號檢測計數(shù)等三個主要功能,并接收CPU的控制信號,完成與CPU間的數(shù)據(jù)傳輸。

圖1中雙CPU使用W78E58型單片機(jī)。主、副CPU各自獨立工作,分別向FPGA發(fā)送控制信號,讀取低載頻信息編碼和移頻檢測計數(shù)結(jié)果,并以此為判據(jù)進(jìn)行移頻信號發(fā)送精度檢測。發(fā)現(xiàn)誤碼情況,即時關(guān)閉安全與門,切斷移頻信號發(fā)送通道,保證故障安全。主、副CPU之間,每個程序循環(huán)周期通信一次,以確認(rèn)對方處于正常工作狀態(tài)。

3 軟件設(shè)計

3.1 移頻信號調(diào)制結(jié)構(gòu)設(shè)計

圖2示出了FPGA內(nèi)部實現(xiàn)移頻信號調(diào)制的邏輯結(jié)構(gòu)。FPGA芯片選用16MHz時鐘脈沖,在分頻模塊的作用下得到所需要的低頻和載頻信號;運(yùn)用時鐘同步觸發(fā)器和電子開關(guān)實現(xiàn)頻率調(diào)制過程中的沿同步,從而在保證移頻信號頻率精度的前提下,實現(xiàn)了移頻信號的相位連續(xù)調(diào)制。


圖2中Kt為低頻方波信號,G1t、G2t為載頻方波信號,CLK為16MHz時鐘脈沖,CS1、CS2為電子開關(guān)使能信號。低頻分頻器、載頻分頻器1、載頻分頻器2、時鐘同步觸發(fā)器、反相器、電子開關(guān)和加法器由FPGA內(nèi)部邏輯門陣列通過狀態(tài)機(jī)的方式實現(xiàn)。低頻分頻器和載頻分頻器的分頻數(shù)由輸入的低、載頻觸發(fā)信號控制,進(jìn)行自動預(yù)置,使信號發(fā)送系統(tǒng)適用于多種載頻切換,達(dá)到系統(tǒng)的通用性。

FPGA內(nèi)部邏輯結(jié)構(gòu)使用VHDL語言編寫,圖3示出了移頻信號調(diào)制部分的VHDL語言程序流程圖。


3.2 移頻信號檢測時序設(shè)計
移頻信號檢測采用高頻插入的方法。將16MHz標(biāo)準(zhǔn)脈沖插入待測信號中,通過計數(shù)器確定待測信號的一個載頻周期Tz,得到其載頻頻率fz:

fz==1

式中Nz為一個載頻周期內(nèi)的計數(shù)脈沖個數(shù)。

為了計算待測移頻信號中的低頻周期,需要存儲大量的載頻周期數(shù)Nz。利用CPU的定時器構(gòu)成一定時間內(nèi)(0.2S)的Nz數(shù)組,尋找移頻信號上下邊頻的切換點,通過計算兩個相鄰切換點之間的載頻周期數(shù),確定低頻周期,得到低頻頻率fd?

fd==2

式中Nd為兩個相鄰上下邊頻切換點之間的頻率周期數(shù)。

在本文中,雙CPU各自獨立完成檢測計數(shù)數(shù)據(jù)的精度判斷和定時器控制,計數(shù)器部分在FPGA內(nèi)部實現(xiàn),圖4示出了移頻信號檢測原理圖。


CPU源程序使用C語言編寫,使程序結(jié)構(gòu)化,并易于升級。圖5示出了移頻信號檢測部分的C語言程序流程圖。


4 性能分析

4.1 實驗結(jié)果

在完成調(diào)試樣機(jī)的基礎(chǔ)上,對新型移頻信號發(fā)送系統(tǒng)進(jìn)行實驗檢測。其中,載頻信號取8種,中心頻率分別為550、650、750和850Hz,頻偏均為55Hz。低頻信息從國家鐵道移頻信號標(biāo)準(zhǔn)中隨機(jī)選取8種,分別為7、8、9、9.5、16.5、17.5、18.5和26Hz。

為檢測實際發(fā)送的移頻信號,利用HP3563A(Control Systems Analyzer)控制系統(tǒng)分析儀模擬通用移頻信號接收器進(jìn)行頻譜分析。采樣頻率為2048點/s,加Hanning窗進(jìn)行FFT變換,可得到如圖6所示的信號頻譜圖。


其中,兩個波峰處的相應(yīng)頻率就是FSK信號的上下邊頻,其左右兩側(cè)的次高波峰處的相應(yīng)頻率為上下邊頻的低頻頻偏頻率。考慮到上、下邊頻譜線之間的相互干擾,取能量最高的次高峰為低頻頻偏點,其與相鄰最高波峰之間的頻率差即為對應(yīng)FSK信號所包含的低頻信息。 系統(tǒng)自檢部分的驗證,由Micropack公司提供的Easypack/E 8052F在線仿真系統(tǒng)完成。該系統(tǒng)模擬CPU的全部功能,并從FPGA直接讀取移頻檢測數(shù)據(jù),數(shù)據(jù)格式為十六進(jìn)制。


表1示出了系統(tǒng)實驗結(jié)果,其中頻率理論值和測量值單位均為Hz,系統(tǒng)自檢值Nd、Nz1、Nz2均為十六進(jìn)制數(shù)。上、下邊頻自檢計數(shù)脈沖為16MHz,低頻自檢計數(shù)方波為上邊頻方波。

4.2 數(shù)據(jù)分析

對表1中實驗數(shù)據(jù)進(jìn)行移頻測量值和自檢值的最大相對誤差分析,可以得到本文中新型系統(tǒng)的各方面精度,從而判斷其是否滿足設(shè)計要求。
移頻信號測量值的相對誤差可以由下式得到: E=(3)

式中,fc、fl分別為頻率的測量值和理論值。

結(jié)合公式(1)和公式(2),可以得到系統(tǒng)移頻自檢值的相對誤差計算方法:
Ez==(4)
Ed==(5)
式中,Ez、Ed分別為載頻自檢相對誤差和低頻自檢相對誤差,fc為對應(yīng)的低頻或上下邊頻測量值。
由公式(3)、(4)、(5)得到系統(tǒng)頻率測量值和自檢值最大相對誤差如表2所示。


從表2可以看出,實際移頻信號的發(fā)送相對誤差不大于1%,完全滿足鐵道通信信號的精度要求;自檢系統(tǒng)更可以保證實時檢驗發(fā)送信號,實現(xiàn)故障安全。

綜上所述,新型移頻信號發(fā)送系統(tǒng)應(yīng)用先進(jìn)的可編程邏輯芯片(FPGA)和高性能CPU,通過巧妙的邏輯結(jié)構(gòu)設(shè)計和時序控制,實現(xiàn)了系統(tǒng)的集成化、通用化,大幅度提高了系統(tǒng)運(yùn)行速度和可靠性。實驗結(jié)果表明,該系統(tǒng)完全能夠滿足高速、高精度、故障安全的鐵道通信信號技術(shù)要求,具有很高的應(yīng)用價值。
本文地址:http://m.qingdxww.cn/thread-14022-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 使用SAM-IoT Wx v2開發(fā)板演示AWS IoT Core應(yīng)用程序
  • 使用Harmony3加速TCP/IP應(yīng)用的開發(fā)培訓(xùn)教程
  • 集成高級模擬外設(shè)的PIC18F-Q71家族介紹培訓(xùn)教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 亚州视频一区| 一级片www| www.青青草原| 欧美激情一区二区三区视频| 三级黄色片日韩| 欧洲一级片| 中文字幕欧美视频| 中文字幕精品一区二区日本| 老熟女重囗味GRANNYBBW| 亚洲国产精品一区二区三区| 青青青爽国产在线视频| 在线免费观看h| 中国女人hd| 男助理憋尿PLAY灌尿BL出去| 亚洲精品国产福利| 日本无人区码卡1| 色综合网亚洲精品久久| 91日本在线观看亚洲精品| 欧美aa级片| 皮皮色狼网| 亚洲成人网在线| 色无极在线影院| 亚洲国产第一区二区香蕉日日| 尤利娅和子同居的日子在线观看 | 青青草原伊人网| 四虎综合| 俄罗斯极品hd| 亚洲精品AV一区午夜福利| 色无极亚洲| 四虎在线影视在线影库| 亚洲欧美成人影院| 混乱家庭电影完整版在线看| 综合色一色综合久久网vr| 人人看人人搞| 外婆完整版在线观看| 国产成人国产在线观看入口| 亚洲免费在线视频| 欧美亚洲黄色| 四虎成人免费观看在线网址| 拔擦拔擦8X永久华人免费播放器| 我与旗袍老师疯狂床震|