国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于FPGA的全數(shù)字鎖相環(huán)路的設計

發(fā)布時間:2010-6-23 23:16    發(fā)布者:我芯依舊
數(shù)字鎖相環(huán)路已在數(shù)字通信、無線電電子學及電力系統(tǒng)自動化等領域中得到了極為廣泛的應用。傳統(tǒng)的全數(shù)字鎖相環(huán)路(DPLL)是由中、小規(guī)模TTL集成電路構成。這類DPLL工作頻率低,可靠性較差。隨著集成電路技術的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整個系統(tǒng)集成到一個芯片上去,實現(xiàn)所謂片上系統(tǒng)SOC(System on a chip)。因此,可以把全數(shù)字鎖相環(huán)路作為一個功能模塊嵌入SOC,構成片內(nèi)鎖相環(huán)。下面介紹采用VHDL技術設計DPLL的一種方案。

1 工作原理
全數(shù)字鎖相環(huán)路的結構框圖如圖1所示


其中數(shù)字鑒相器由異或門構成,數(shù)字環(huán)路濾波器由變模可逆計數(shù)器構成,數(shù)控振蕩器由加/減脈沖控制器和除N計數(shù)器組成。可逆計數(shù)器和加/減脈沖控制器的時鐘頻率分別為Mf0和2Nf0。這里f0是環(huán)路的中心頻率,一般情況下M和N為2的整數(shù)冪。時鐘2Nf0經(jīng)除H(=M/2N)計數(shù)器得到。限時的相應波形如圖2所示。


當環(huán)路瑣定時,u1和u2正交,鑒相器的輸出信號ud為50%占空比的方波,此時定義相位誤差為零。在這種情況下,可逆計數(shù)器"加"與"減"的周期相同,只要可逆計數(shù)器的k值足夠大(k>M/4),其輸出端就不會產(chǎn)生進位或借位脈沖。這時,加/減脈沖控制器只對其時鐘2Nf0進行二分頻,使u1和u2的相位保持正交。在環(huán)路未鎖定的情況下,若ud=0時,它使可逆計數(shù)器向上加計數(shù),并導致進位脈沖產(chǎn)生,進位脈沖作用到加/減脈沖控制器的"加"控制端i,該控制器便在二分頻過程中加入半個時鐘周期。反之,若ud=1,可逆計數(shù)器減計數(shù),并將發(fā)出借位脈沖到加/減脈沖控制器的"減"輸入端d,于是,該控制器便在二分頻的過程中減去半個周期。這個過程是連續(xù)發(fā)生的。加/減脈沖控制器的輸出經(jīng)過除N計數(shù)器后,使得本地估算信號u2的相位受到調(diào)整控制,最終達到鎖定狀態(tài)。

2 環(huán)路部件的設計

這里重點介紹數(shù)字環(huán)路濾波器的設計。數(shù)字環(huán)路濾波器是由變模可逆計數(shù)器構成。在ud的控制下,當j=0時,對時鐘Mf0進行"加"計數(shù);當j=1時,進行"減"計數(shù)。可逆計數(shù)器的計數(shù)容量(模數(shù)k)可以利用A、B、C、D四位進行預置,從而方便地改變模數(shù)。其預置模數(shù)的范圍為,當D、C、B、A在0001~1111取值時,相應模數(shù)的變化范圍是23~217。可見,可逆計數(shù)器的長度能夠根據(jù)模數(shù)k值的大小來實現(xiàn)數(shù)字編程控制。取D、C、B、A為0001時,K=23,計數(shù)器長度只有三級,因而可以擴大捕捉帶,縮短鎖定時間。在D、C、B、A取1111時,K=217,計數(shù)器長度變?yōu)槭呒墸@時捕捉帶縮小,縮定時間延長。變模可逆計數(shù)器的VHDL設計程序如下:

library ieee?
use ieee.std_logic_1164.a(chǎn)ll?
use ieee.std_logic_unsigned.a(chǎn)ll?
entity count_k is
port clk j en d c b a in std_logic
r1 r2 out std_logic ?
end?
architecture behave of count_k is
signal cq k mo std_logic_vector 16 downto 0 ?
signal cao1 cao2 std_logic?
signal instruction std_logic_vector 3 downto 0 ?
begin
instruction<=d & c & b & a?
with instruction select mo <=″00000000000000111″ when ″0001″?
″00000000000001111″ when ″0010″?
″00000000000011111″ when ″0011″?
″00000000000111111″ when ″0100″?
″00000000001111111″ when ″0101″?
″00000000011111111″ when ″0110″?
″00000000111111111″ when ″0111″?
″00000001111111111″ when ″1000″?
″00000011111111111″ when ″1001″?
″00000111111111111″ when ″1010″?
″00001111111111111″ when ″1011″?
″00011111111111111″ when ″1100″?
″00111111111111111″ when ″1101″?
″01111111111111111″ when ″1110″?
″11111111111111111″ when ″1111″?
″00000000000000111″ when others?
process clk en j k cq 
begin
if clk'event and clk='1' then
k<=mo?
if en='1' then
if j='0' then
if cq<k then cq<=cq+1?
else cq<=?others=>'0' ?
end if
else
if cq>0 then cq<=cq-1?
else cq<=k?
end if?
end if
else cq<=?others=>'0' ?
end if
end if
end process?
process en j cq k 
begin
if en='1' then
if j='0' then
if cq=k then cao1<='1'?
else cao1<='0'?
end if
cao2<='0'?
else
if cq=″00000000000000000″then cao2<='1'?
else cao2<='0'?
end if
cao1<='0'?
end if
else cao1<='0'? cao2<='0'?
end if?
end process?
r1<=cao1? r2<=cao2?
end behave?
根據(jù)對其他環(huán)路部件的功能分析,也可以設計出相應的VHDL程序。

3 設計實現(xiàn)

本設計中全數(shù)字鎖相環(huán)路采用XILINX公司的Foundation 3.1版本進行設計,并用Spartan2系列的FPGA予以實現(xiàn)。下面分別給出變模可逆計數(shù)器和加/減脈沖控制器的仿真波形如圖3、圖4所示。



從圖3中可見,當j=0時,可逆計數(shù)器做加計數(shù),若取模k=24,則當計數(shù)值cq=0000FH時,計數(shù)器產(chǎn)生進位脈沖(r1=1);當j=1后,在下一個時鐘的上升沿到來時,可逆計數(shù)器開始做減計數(shù),當cq=00000H時,產(chǎn)生借位脈沖(r2=1)。改變模k便可延長或縮短可逆計數(shù)器產(chǎn)生進位脈沖和借位脈沖的時間。同時,由圖1可知,可逆計數(shù)的加/減計數(shù)信號j是由鑒相器的輸出信號ud控制的,而其進位脈沖r1和借位脈沖r2又分別與加/減脈沖控制器的i和d相接,用于控制其輸出脈沖的序列。由圖4可知,在無進位和借位脈沖時,加/減脈沖控制器對2Nf0時鐘進行二分頻。一旦可逆計數(shù)器有進位脈沖或借位脈沖輸出時,作用到加/減脈沖控制器i或d端,便使其輸出脈沖序列發(fā)生了變化。當可逆計數(shù)器輸出一個進位脈沖時,使i=1,則在i的下降沿到來之后,加/減脈沖控制器的輸出端q插入一個脈沖,即在其輸出序列中加入了半個周期;反之,當可逆計數(shù)器輸出一個借位脈沖時,使d=1,則在d的下降沿到來之后,q端刪除一個脈沖,即在加/減脈沖控制器的輸出序列中刪去了半個周期。由以上對圖3、4仿真波形的分析可知,變模可逆計數(shù)器和加/減脈沖控制器的邏輯功能符合設計要求。把全數(shù)字鎖相環(huán)路的各部件連接起來進行系統(tǒng)仿真,可得其仿真波形如圖5和圖6所示。



其中圖5是取k=25時的系統(tǒng)仿真波形,由圖中可見,u1和u2達到鎖定狀態(tài)時的仿真時間是175μs。圖6是取k=28時的系統(tǒng)仿真波形,在這種情況下,u1和u2達到鎖定狀態(tài)時的仿真時間是1.04ms。顯然,模k愈大,環(huán)路進入鎖定狀態(tài)的時間愈長。

值得指出的是,在環(huán)路鎖定狀態(tài)下,由于可逆計數(shù)器的連續(xù)計數(shù),或在噪聲的干擾下,會產(chǎn)生進位和借位脈沖。如果k值取得太小,則可逆計數(shù)器因頻繁地循環(huán)計數(shù)而產(chǎn)生進位或借位脈沖,這就導致了在環(huán)路的輸出端出現(xiàn)相位抖動。為了減少這種相位抖動,k值必須取大于M/4。
由以上分析可知,模k的取值要適當。k取得大,對抑制噪聲、減少相位抖動有利,但同時又加大了環(huán)路進入鎖定狀態(tài)的時間。反之,k取得小,可以加速環(huán)路的鎖定,而對噪聲的抑制能力卻隨之降低。

采用VHDL設計全數(shù)字鎖相環(huán)路,具有設計靈活、修改方便和易于實現(xiàn)的優(yōu)點,并能夠制成嵌入式片內(nèi)鎖相環(huán)。該類數(shù)字鎖相環(huán)路中計數(shù)器的模數(shù)可以隨意修改。這樣,就能夠根據(jù)不同情況最大限度地、靈活地設計環(huán)路。
本文地址:http://m.qingdxww.cn/thread-13540-1-1.html     【打印本頁】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內(nèi)容、版權和其它問題,我們將根據(jù)著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 基于CEC1712實現(xiàn)的處理器SPI FLASH固件安全彈性方案培訓教程
  • 安靜高效的電機控制——這才是正確的方向!
  • 了解一下Microchip強大的PIC18-Q24 MCU系列
  • 5分鐘詳解定時器/計數(shù)器E和波形擴展!
  • 貿(mào)澤電子(Mouser)專區(qū)

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 亚洲色图婷婷 | 黄色片在线免费观看视频 | 欧美日韩久久 | 日日夜夜拍拍 | 亚洲一区二区视频在线观看 | 亚洲最大网址 | 91视频免费观看网站 | 日韩精品一区二区三区在线观看 | 黄片毛片大全 | 久久www免费人成看片入口 | 久久99国产乱子伦精品免费 | 91瑟瑟| 女老师1 | 欧美高清视频 | 国产吧在线视频 | 自拍偷拍亚洲区 | 欧美精品导航 | 国产精品成人一区二区1 | 青青国产线免观看手机版精品 | 欧美成年黄网站色视频 | 成人99 | 国产色区| 亚洲国产日韩在线人高清 磁力 | 日韩欧美国产视频 | 日韩一级在线播放 | 国产在线播放不卡 | 欧美日韩在线观看一区二区 | 亚洲成年男人的天堂网 | 91在线麻豆 | 国产精品免费看久久久香蕉 | 国产全黄a一级毛片视频 | 久热国产视频 | 国产精品免费福利 | 欧美日韩一二三 | 午夜影院色| 久久久久国产亚洲日本 | 日本精品一区二区三区四区 | xax was was10| 日本爽视频 | 伊人网狠狠干 | 妻子的诱惑在线 |